【综合文库】
Quartus II 实验报告
时间:2022-12-21地点:行政楼202机房指导老师:王本有
一、实验目的
1、熟悉Quartus II的软件的基本操作。
2、使用Quartus II软件绘制简单原理图电路。
3、使用Quartus II进行VHDL的组合逻辑电路设计。
二、实验内容
1、先打开Quartus II软件,点File菜单→new→Device Design File→ VHDL File,新建一个新的VHDL空白文件,在这个新弹出的空白窗口里输入一个四选一电路的VHDL程序,输入完毕后点击File菜单→Save as…,在弹出的窗口里选择一个纯英文路径,保存刚才写好的VHDL文件,此处的VHDL文件里面电路的名字MUX41要与文件的保存名字一致,点击保存。然后会弹出一个Do you want to creat a new project with this file?的对话框,点击Yes按钮,会弹出新建工程页面。此处若要详细对芯片的选择进行设置可以点击Next逐步选择,也可直接选择Finish使用默认选项。点击Finish,完成新工程的创建。编写好VHDL后,对VHDL进行编译,若有错误,可双击错误选项进行修改,通常只需修改第一项后继续编译,修改完成后如下图所示:
图01-01 四选一VHDL程序
程序编译完成没有出错后,就可以进行波形仿真。点击File菜单→new→Other Files→Vector Waveform File,新建一个波形仿真窗口,在新弹出来的窗口空白处点击鼠标右键,弹出一个菜单,选择Insert Node or Bus…选项,在弹出的窗口中选择Node Finder…,然后点击新窗口中的List按钮把VHDL中的引脚全部列出来,然后点击>>按钮把引脚导入到波形仿真窗口中,点击OK。此时波形仿真窗口出现多个引脚,点击保存将波形仿真也保存到刚才VHDL文件的相同路径下,名字也为MUX41,。然后就可以对波形进行不同的时间段设置,设置好后运行,运行情况如下图所示:
图01-02 四选一波形图
对比输入的信号波形段,可知输出波形段是与输入波形段相对应的。也可以选择箭头按钮,对某一段波形手动调节。
2、编写一个60禁止计数电路程序。方法同上,编写好的VHDL文件如下:
图02-01 60计数VHDL程序
对VHDL程序的编译结果如下:
图02-02 60计数VHDL编译结果
编译无错误后就可以新建波形仿真窗口进行波形仿真,仿真图如下:
图02-03 60计数波形仿真图
查看全文
false